Поиск по сайту: |
|
По базе: |
|
Главная страница > Компоненты > Atmel |
|
|||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
Монолитные программируемые в условиях эксплуатации приборы системного уровня (FPSLIC - Field-Programmable System-Level IC) семейства AT94 фирмы AtmelFPSLIC фирмы Atmel объединяют на одном кристалле фиксированную и программируемую логику - в едином, программируемом в процессе эксплуатации, приборе впервые объединены все компоненты типовой системы, что открывает перед разработчиками возможность создания на одном кристалле законченных автономных систем. К достоинствам такого решения перед дискретными и другими программируемыми решениями относят: сокращение площади печатных плат до 70%, снижение потребления до 50%, улучшение рабочих характеристик до 50% и существенное сокращение сроков разработки. Приборы FPSLIC содержат до 40000 вентилей FPGA семейства AT40K, объединенных с 8-разрядным ядром RISC процессора AVR и большим количеством стандартной микроконтроллерной периферии, такой как UART, SPI, таймеры/счетчики и аппаратные перемножители. Кроме того, на кристалле размещены 36 Кбайт SRAM памяти программ/данных.
Приборы FPSLIC способны реконфигурировать свои FPGA в процессе запуска системы. Так системы, для которых необходимо использовать несколько стандартов, могут сохранять конфигурацию каждого стандарта в ROM и загружать их в реальном масштабе времени. Примером служат мобильные телефоны, которые могут быть перестроены с W-CDMA на GSM стандарты, в процессе перемещения от страны к стране. FPSLIC семейства AT94 поддерживаются полным набором средств проектирования System Designer, включая средства совместной верификации кодов процессора, аппаратной FPGA и программных средств AVR. В программные средства входит симулятор команд для AVR и HDL симулятор схемотехники FPGA. Весьма важным достоинством средств System Designer является возможность совместной верификации (Co-verification) позволяющая разработчикам в процессе разработки одновременно симулировать программные и аппаратные средства способные работать совместно еще до разработки реальных аппаратных средств. Стоимость комплекта SystemDesigner, работающего на платформах Windows® 95/98/200/NT, с годовой подпиской составляет $995.
Совместная верификация, как это видно на рисунке, позволяет существенно упростить разработку системы, избежать этапов итераций в разработке и, соответственно, сократить время разработки системы.
Основные характеристики FPSLIC семейства AT94:
Краткое описание Приборы, входящие в серию AT94K (семейство приборов FPSLIC) и представленные в Табл. 1, являются комбинацией популярных SRAM FPGA фирмы Atmel серии AT40K и высокопроизводительных 8-разрядных RISC микроконтроллеров AVR со стандартной периферией. Монолитные приборы, изготовленные по CMOS технологии с топологическими нормами 0,35 мкм и пятью уровнями металлизации, располагают большим объемом SRAM памяти программ и данных а также логикой и другими средствами управления приборами. Ядро FPGA серии AT40K, полностью совместимое с PCI 3,3 В, является SRAM FPGA с распределенной синхронно/асинхронной, двух-/однопортовой SRAM с быстродействием 10 нс, 8 глобальными тактовыми сигналами, возможностью организации логики кэш (Cache Logic), частично или полностью реконфигурируемой без потери данных, и содержит от 10000 до 40000 используемых вентилей. Таблица 1. Приборы серии AT94K
Встроенное ядро AVR, за счет выполнения мощных команд за один тактовый цикл, обеспечивает производительность в 1 MIPS/МГц, позволяя разработчикам оптимизировать потребление варьируя рабочую частоту. В основе ядра AVR совершенная RISC архитектура, сочетающая богатую систему команд с 32 рабочими регистрами общего назначения. Все 32 регистра соединены непосредственно с арифметико-логическим устройством (ALU), обеспечивая обращение к двум независимым регистрам одной командой, выполняемой за один тактовый цикл. В итоге архитектура обеспечивает высокую эффективность выполнения кодов, обеспечивающую, в свою очередь, на порядок большую производительность чем обычные CISC микроконтроллеры при той же тактовой частоте. И SRAM конфигурирования FPGA и SRAM кодов команд AVR могут быть автоматически загружены при подаче питания на систему с использованием внутрисистемно программируемых EEPROM конфигурирования серии AT17 фирмы Atmel. Под FPSLIC архитектуру разработаны совершенные средства проектирования "System Designer", позволяющие сократить время вывода конечной продукции на рынок за счет интеграции разработки и отладки программных средств микроконтроллера с разработкой схемы и маршрутизации FPGA и совместной верификацией полной системы едиными, простыми в применении средствами проектирования. Ссылки по теме
Главная - Микросхемы - DOC - ЖКИ - Источники питания - Электромеханика - Интерфейсы - Программы - Применения - Статьи |
|
Впервые? | Реклама на сайте | О проекте | Карта портала тел. редакции: +7 (995) 900 6254. e-mail:info@eust.ru ©1998-2023 Рынок Микроэлектроники |
|