Поиск по сайту: |
|
По базе: |
|
Главная страница > Обзоры по фирмам > Atmel > Микроконтроллеры > MCS51 |
|
||||||||||||||||||||
AT89LS538-ми разрядный микроконтроллер с Flash памятью объемом 12 КбайтОсобенности:
Архитектура: Расположение выводов: Описание: ИС AT89LS53 представляет собой экономичный, высокопроизводительный, 8-ми разрядный CMOS микроконтроллер с широким диапазоном напряжения питания, загружаемой, программируемой и стираемой ROM памятью объемом 12 Кбайт. ИС производится с применением технологии энергонезависимой памяти с высокой плотностью размещения, разработанной корпорацией Atmel, и имеет совместимость с, широко используемым, стандартным набором инструкций, и расположением выводов стандарта 80С51. Наличие встроенной Flash памяти с поддержкой функции загрузки позволяет производить внутрисистемное перепрограммирование программного кода посредством последовательного SPI – интерфейса, или с помощью стандартного программатора энергонезависимой памяти. Благодаря объединению универсального, 8-ми разрядного CPU и загружаемой Flash памяти на одном кристалле, микроконтроллер Atmel AT89LS53 имеет высокую производительность, гибкость в применении, и конкурентоспособную себестоимость для широкого спектра встраиваемых систем управления. AT89LS53 имеет следующий стандартный набор функций: 12 Кбайт загружаемой Flash памяти, 256 байт RAM, 32 линии I/O, программируемый следящий таймер, два указателя данных, три 16 – ти разрядных таймера/ счетчика, 6-ти векторную, двухуровневую архитектуру прерываний, полнодуплексный последовательный порт, встроенный генератор и цепи тактового сигнала. Кроме того, AT89LS53 разработан с применением технологии статической логики, обеспечивающей функционирование на частотах, вплоть до 0 Гц и имеет два, программно выбираемых режима экономии потребляемой энергии. В режиме ожидания (Idle) происходит остановка CPU, но продолжают функционировать RAM, таймер/ счетчики, последовательный порт, а также, система прерываний. В режиме отключения (Power – down) содержимое RAM сохраняется, но происходит остановка тактового генератора, отключающая все остальные функции, вплоть до поступления следующего сигнала прерывания, или сигнала аппаратной инициализации. Загружаемая Flash память имеет возможность изменения одного байта за раз, а обращение к ней производится посредством последовательного SPI интерфейса. Удержание активного уровня сигнала инициализации RESET принудительно переводит шину SPI в режим последовательного программирующего интерфейса и обеспечивает возможность записи, или чтения программной памяти, в случае, если бит 2 блокировки (Lock bit 2) не был активирован. Описания микроконтроллеров
Главная - Микросхемы - DOC - ЖКИ - Источники питания - Электромеханика - Интерфейсы - Программы - Применения - Статьи |
|
Впервые? | Реклама на сайте | О проекте | Карта портала тел. редакции: +7 (995) 900 6254. e-mail:info@eust.ru ©1998-2023 Рынок Микроэлектроники |
|