Поиск по сайту: |
|
По базе: |
|
Главная страница > Компоненты >Texas Instruments > DSP > TMS320С62x™ |
|
||||||||||||||
TMS320C6211, TMS320C6211BЦифровые процессоры для обработки сигналов с фиксированной запятойОтличительные особенности:
Структурная схема: Расположение выводов в корпусах GFN и ZFN (256-выв. BGA, вид снизу): Общее описание: ЦПОС TMS320C62x (в т.ч. TMS320C6211, TMS320C6211B) - семейство ЦПОС с фиксированной точкой в составе платформы ЦПОС TMS320C6000. TMS320C6211 (C6211) и TMS320C6211B (C6211B) выполнены на основе архитектуры VelociTI очень длинного слова инструкции (VLIW), которая разработана Texas Instruments и делает данный ЦПОС превосходным выбором для применения в многоканальных и многофункциональных приложениях. На тактовой частоте 167 МГц TMS320C6211, TMS320C6211B позволяют развить производительность 1333 инструкций в секунду, что делает их эффективным инструментом для решения сложных задач цифровой обработки. ЦПОС TMS320C6211, TMS320C6211B обладает операционной гибкостью высокоскоростных контроллеров и вычислительными способностями матричных процессоров. Процессор содержит 32 32-разрядных регистра общего назначения и 8 независимых функциональных блоков. В состав этих 8 блоков входят: 6 арифметико-логических устройств (АЛУ) для достижения высокой степени параллелизма и два 16-разрядных умножающих устройства с формированием 32-разрядного результата. TMS320C6211, TMS320C6211B может выполнить за один цикл два умножения-накопления (MAC), что позволяет достичь общей производительности 333 млн. MAC в секунду. ЦПОС TMS320C6211, TMS320C6211B также содержат специфическую аппаратную логику, встроенную память и дополнительные периферийные устройства. TMS320C6211, TMS320C6211B использует двухуровневую архитектуру памяти и интегрирует мощный и разнообразный набор периферийных устройств. Кэш-память программ 1 уровня (L1P) - память размером 32 кбит с табличным доступом, а кэш-память данных 1 уровня (L1D) - память размером 32 кбит с 2-путевым ассоциативным доступом. Память/кэш 2 уровня (L2) состоит из 512 кбит пространства памяти, которое совместно используется пространствами памяти программ и данных. Память L2 может конфигурироваться как табличная, кэш или сочетание их двух. В состав периферийных устройств входят два многоканальных буферизованных последовательных порта (McBSP), два таймера общего назначения, интерфейс хост-порта (HPI) и интерфейс внешней памяти (EMIF) для непосредственного подключения SDRAM, SBSRAM и асинхронных устройств ввода-вывода. ЦПОС TMS320C6211, TMS320C6211B поддерживается полным набором инструментальных средств для проектирования, в т.ч.: новый Си-компилятор, оптимизатор ассемблирования для упрощения программирования и распределения процессорного времени, а также Windows-интерфейс отладчика для визуализации выполнения программного кода. Документация:
Главная - Микросхемы - DOC - ЖКИ - Источники питания - Электромеханика - Интерфейсы - Программы - Применения - Статьи |
|
Впервые? | Реклама на сайте | О проекте | Карта портала тел. редакции: +7 (995) 900 6254. e-mail:info@eust.ru ©1998-2023 Рынок Микроэлектроники |
|