2.0 Описание выводов
2.1 Линии питания
- VDD
Подключается к питанию +5В. Общее подключение с выводом питания VCC микроконтроллера.
- VSS
0В, подключается к системной "земле" (GND).
- V1 – V5
Многоуровневое питание используется для управления ЖКИ. Напряжение, определённое для каждой ячейки ЖКИ, перед подачей делится резисторами или преобразователем полного сопротивления на операционном усилителе. Каждое подаваемое напряжение должно быть основано на VDD, при этом выполняются следующие условия:
VDD > V1 > V2 > V3 > V4 > V5
2.2 Интерфейсные сигналы системной шины
- D7 – D0
8-разрядная, с третьим состоянием, двунаправленная шина ввода/вывода. Обычно подключена к шине данных 8-/16-разрядного стандартного микрокомпьютера.
- A0
Входная линия. Обычно самый младший бит шины адреса микропроцессора подключается к этой входной линии, чтобы обеспечить выбор данных/команды.
0 : Данные управления изображением на D0 – D7.
1 : Данные изображения на D0 – D7.
- RES
Входная линия. БИС SED1520 может быть сброшена или инициализирована установкой на линии RES низкого уровня (если она взаимодействует с микропроцессором семейства 68) или высокого уровня (если с микропроцессором семейства 80). Эта операция сброса происходит, когда обнаружен переход на линии RES. Входной уровень выбирается в зависимости от типа интерфейса с микропроцессором семейства 68 или 80:
Высокий уровень: Интерфейс с микропроцессором семейства 68.
Низкий уровень: Интерфейс с микропроцессором семейства 80.
- CS
Входной сигнал выбора корпуса, который обычно формируется декодированием сигналов шины адреса. Действителен при активном "L" (низкий уровень) и микросхемой, работающей с внешним тактированием. Для микросхемы, содержащей генератор, CS работает как вход усилителя генерации к которому подсоединён резистор генерации (Rf). В этом случае сигналы RS, WR и E должны быть логически умножены (AND) на CS.
- E (RD)
Микросхема, взаимодействующая с микропроцессором семейства 68.
Разрешить вход сигнала тактирования для микропроцессора семейства 68.
Микросхема, взаимодействующая с микропроцессором семейства 80.
Вход с действующим уровнем "L", к которому подключён сигнал RD микропроцессора семейства 80. Когда этот сигнал в "L", шина данных SED1520 работает как выход.
- R/W (WR)
Микросхема, взаимодействующая с микропроцессором семейства 68.
Вход управляющего сигнала чтения/записи.
R/W = "H" : Чтение
R/W = "L" : Запись
Микросхема, взаимодействующая с микропроцессором семейства 80.
Вход с действующим уровнем "L", к которому подключён сигнал WR микропроцессора семейства 80. Сигналы на шине данных выбираются по переднему срезу WR.
2.3 Сигналы схемы управления ЖКИ
|